產(chǎn)品綜述
-LW X310 是一款性能卓越,定位于高端的,服務(wù)于下一代設(shè)計(jì)和開發(fā)的軟件無線電設(shè)備。USRP-LW X310 由兩個(gè)收發(fā) DC 到 6GHz,帶寬最大達(dá) 160M的兩張子板,可供選擇的高速接口( PCIe,萬兆口,千兆口),以及一個(gè)資源豐富,用戶可編程的 Kintex-7 FPGA 組成。USRP-LW X310 采用開源的跨平臺(tái)的 UHD 驅(qū)動(dòng),擁有大量的開發(fā)框架,兼容的參考架構(gòu),以及開源項(xiàng)目。
主要特點(diǎn):
作為 USRP-LW X310 的數(shù)字處理核心,XC7K410T FPGA 提供了所有的主要的元件的之間的高速連接。 包括射頻前端,主機(jī)接口以及 DDR3 內(nèi)存。
默認(rèn)的FPGA 提供了所有 UHD 的用于數(shù)字下變頻和數(shù)字上變頻,精細(xì)的頻率調(diào)諧以及一些其他的 DSP 功能模塊。
用戶可以利用資源豐富的 Kintex-7FPGA 的空余空間,加上 USRP 支持的 RFNoC 開發(fā)框架, 開發(fā)實(shí)現(xiàn)自己的 DSP 處理模塊。
技術(shù)參數(shù)
產(chǎn)品總結(jié)
USRP-LW X310 提供了多種高 速接口可供選擇。在盒子的面板上,千兆網(wǎng)口是一種最簡(jiǎn)單的連接方式。對(duì)于擴(kuò)展帶寬和低延遲的應(yīng)用,例如 PHY/MAC 研究,LW X310 提供了一個(gè)高效的總線接口 PCIe x4 用于這種確定性操作。當(dāng)應(yīng)用程序采用網(wǎng)絡(luò)記錄或者多節(jié)點(diǎn)處理的時(shí)候,萬兆口是最好的選擇。USRP-LW X310 包括許多額外的功能,這將有助于一些其他的無線應(yīng)用。例如在 FPGA 設(shè)計(jì)時(shí),在主板上的 1GB DDR3 可用作數(shù)據(jù)緩沖和數(shù)據(jù)存儲(chǔ)??蛇x的內(nèi)部 GPSDO,當(dāng)同步到 GPS 系統(tǒng)時(shí),可以提供高精度的頻率參考,同步時(shí)延小于50ns。允許用戶通過 GPIO 接口控制外部元件,如放大器和開關(guān),支持諸如事件觸發(fā)器之類的輸入,并觀察調(diào)試信號(hào)。 USRP-LW X310 還包括一個(gè)內(nèi)部 JTAG 適配器,開發(fā)者能輕易的加載和調(diào)試新的 FPGA 鏡像。
系統(tǒng)及開發(fā)環(huán)境
產(chǎn)品綜述
-LW X310 是一款性能卓越,定位于高端的,服務(wù)于下一代設(shè)計(jì)和開發(fā)的軟件無線電設(shè)備。USRP-LW X310 由兩個(gè)收發(fā) DC 到 6GHz,帶寬最大達(dá) 160M的兩張子板,可供選擇的高速接口( PCIe,萬兆口,千兆口),以及一個(gè)資源豐富,用戶可編程的 Kintex-7 FPGA 組成。USRP-LW X310 采用開源的跨平臺(tái)的 UHD 驅(qū)動(dòng),擁有大量的開發(fā)框架,兼容的參考架構(gòu),以及開源項(xiàng)目。
主要特點(diǎn):
作為 USRP-LW X310 的數(shù)字處理核心,XC7K410T FPGA 提供了所有的主要的元件的之間的高速連接。 包括射頻前端,主機(jī)接口以及 DDR3 內(nèi)存。
默認(rèn)的FPGA 提供了所有 UHD 的用于數(shù)字下變頻和數(shù)字上變頻,精細(xì)的頻率調(diào)諧以及一些其他的 DSP 功能模塊。
用戶可以利用資源豐富的 Kintex-7FPGA 的空余空間,加上 USRP 支持的 RFNoC 開發(fā)框架, 開發(fā)實(shí)現(xiàn)自己的 DSP 處理模塊。
技術(shù)參數(shù)
產(chǎn)品總結(jié)
USRP-LW X310 提供了多種高 速接口可供選擇。在盒子的面板上,千兆網(wǎng)口是一種最簡(jiǎn)單的連接方式。對(duì)于擴(kuò)展帶寬和低延遲的應(yīng)用,例如 PHY/MAC 研究,LW X310 提供了一個(gè)高效的總線接口 PCIe x4 用于這種確定性操作。當(dāng)應(yīng)用程序采用網(wǎng)絡(luò)記錄或者多節(jié)點(diǎn)處理的時(shí)候,萬兆口是最好的選擇。USRP-LW X310 包括許多額外的功能,這將有助于一些其他的無線應(yīng)用。例如在 FPGA 設(shè)計(jì)時(shí),在主板上的 1GB DDR3 可用作數(shù)據(jù)緩沖和數(shù)據(jù)存儲(chǔ)。可選的內(nèi)部 GPSDO,當(dāng)同步到 GPS 系統(tǒng)時(shí),可以提供高精度的頻率參考,同步時(shí)延小于50ns。允許用戶通過 GPIO 接口控制外部元件,如放大器和開關(guān),支持諸如事件觸發(fā)器之類的輸入,并觀察調(diào)試信號(hào)。 USRP-LW X310 還包括一個(gè)內(nèi)部 JTAG 適配器,開發(fā)者能輕易的加載和調(diào)試新的 FPGA 鏡像。
系統(tǒng)及開發(fā)環(huán)境